2025年3月4日
東京大学
日本電信電話株式会社
理化学研究所
九州大学
科学技術振興機構(JST)
メモリとプロセッサを分離した新たな量子コンピュータのアーキテクチャを提案
-移植性の優れた高メモリ効率な設計で実用的な量子計算への道を切り拓く-
東京大学 大学院理学系研究科の小堀 拓生 大学院生(当時 日本電信電話インターン生)と藤堂 眞治 教授、日本電信電話株式会社の鈴木 泰成 研究員と徳永 裕己 研究員、理化学研究所 量子コンピュータ研究センターの上野 洋典 基礎科学特別研究員、そして九州大学 大学院システム情報科学研究院の谷本 輝夫 准教授らによる研究グループは、従来の計算機の基本設計であるロードストア型計算機の考え方を量子計算機に適用した、新たな誤り耐性量子計算のアーキテクチャを提案しました。本技術は、プログラムの高い移植性(他の環境への移行のしやすさ)と高効率な量子ハードウェアの活用を可能とするものであり、有用な量子計算の早期実現を加速することが期待されます。
詳細は東京大学 大学院理学系研究科・理学部のホームページ、日本電信電話株式会社のホームページをご覧ください。
報道担当
理化学研究所 広報室 報道担当
お問い合わせフォーム